| Nom | Etablissement | Ville | |
|---|---|---|---|
| Alix Munier | |||
| Lilia Zaourar | |||
Le GT OSI s'intéresse à l'ensemble des thématiques liées à l'optimisation des systèmes sur puce. Il se situe à l'intersection entre la recherche opérationnelle et la conception de systèmes sur puce. Il s'inscrit donc dans les activités du GDR ROD avec des liens étroits avec le GDR SoC, en raison de la place centrale qu'occupent l'optimisation et l'algorithmique dans la conception et l'évaluation des circuits et systèmes sur puce (SoC). En effet, de nombreux problèmes combinatoires se trouvent à cette intersection, avec des tailles de problèmes souvent considérables.
Le GT OSI fédère une communauté interdisciplinaire engagée sur les problématiques d'optimisation conjointe du matériel (HW) et du logiciel (SW) dans un contexte où les architectures sont de plus en plus complexes, hétérogènes et contraintes. Cette complexité croissante due à la taille des espaces de conception, à la diversité des objectifs de performance (énergie, latence, coût, surface, fiabilité), et à la variété des plateformes cibles impose le recours à des modèles mathématiques rigoureux et formalisés pour capturer fidèlement les caractéristiques des systèmes réels. Les activités du GT OSI portent à la fois sur l'optimisation de la conception matérielle (architecture, allocation de ressources, co-design HW/SW, placement-routage), et sur l'optimisation de l'exécution logicielle (ordonnancement, parallélisation, mapping sur architectures hétérogènes).